Cadence发布Tensilica Xtensa LX7处理器架构

2016-12-13 网络
分享到:

2016年9月27日,加利福尼亚州圣何塞—Cadence设计系统公司(纳斯达克代码:CDNS)今天宣布,推出第12代Tensilica® Xtensa®处理器基础架构。Xtensa LX7架构使Xtensa客户可以定制新技术,浮点选择由每周期2个浮点计算增加到64个,满足当前严苛DSP(数字信号处理)应用对精度和可移植性不断增长的需求。Xtensa LX7架构包括用于图像和卷积神经网络(CNN)处理的Tensilica Vision P6 DSP易用单选框选项,用于多用途定点和浮点应用的Tensilica Fusion G3 DSP,以及用于基带和雷达应用、可选向量浮点单元的增强型业界领先ConnX BBE DSP。

Xtensa LX7版利用大量结构增强功能简化片上系统(SoC)设计面临的挑战,如更广泛的AXI协议支持、新的集成式DMA控制器选件、简化Xtensa DSP专用卸载引擎与通用应用处理器、GPU以及相关复杂互连结构的集成。最新一代Xtensa LX7处理器现已供货。更多信息,请访问www.cadence.com/go/lx7

Xtensa LX7版还提供各种新工具,包括用于提高浮点C/C++性能的新型硬件浮点应用二进制接口(ABI),以及编译器和C语言库增强功能,用以添加C99复杂浮点支持。

其他内存保护选择包括:
•    支持ACE-Lite,便于异构多处理器设计保持I/O一致性
•    AXI接口纠错码(ECC),检测纠正系统内存中的位错误
•    安全性可显示总线交易权限和安全级别
•    独占存取保证数据完整性,防止共享内存盖写问题
•    新的自动生成的Xtensa处理器内置DMA (iDMA)控制器,减少处理器内存间数据传输操作并隐藏系统总线延迟。包括易于编程的软件库。
•    新的可编程区域大小并具有访问保护的细粒度存储器保护单元(MPU)。

“Tensilica Xtensa LX7架构显著改进了浮点扩展性,满足各种应用不断变化的需求,使其真正成为市场上配置能力最高的一款处理器,”Cadence公司Tensilica IP部高级总监Steve Roddy说,“Cadence秉承一直以来的创新传统,推出最受欢迎的可授权处理器架构之一。利用这一架构,我们的客户可以从传感器、LTE调制解调器到增强现实设备开发世界一流的产品。”

Linley集团首席分析师Linley Gwennap指出:“许多客户正在寻找配有相关工具和生态系统支持的高性能、高能效DSP或深度嵌入式控制器。Cadence最新推出的Xtensa LX7架构满足这些需求,非常适合需要更多浮点运算的新兴应用。”

中国上海 —— 楷登电子(美国 Cadence 公司,NASDAQ: CDNS)
Cadence 公司致力于推动全球电子设计创新,在开创集成电路和电子产品中发挥着核心作用。客户采用 Cadence 的软件、硬件、IP 和服务,设计并验证尖端半导体器件、消费电子产品、网络架构和通讯设备以及计算机系统。Cadence 公司总部位于美国加州圣荷塞市,在世界各地均设有销售办事处、设计中心和研究机构,为全球电子产业提供服务。如需了解关于 Cadence 公司、产品及服务的更多信息,请访问公司网站 www.cadence.com

 

更多Tensilica及科技资讯请关注:
Cadence官方网站:https://www.cadence.com/
Tensilica技术社区:http://tensilica.eefocus.com/module/forum/forum.php
 

 

×
官方微信